Электронная библиотека Веда
Цели библиотеки
Скачать бесплатно
Доставка литературы
Доставка диссертаций
Размещение литературы
Контактные данные
Я ищу:
Библиотечный каталог российских и украинских диссертаций

Вы находитесь:
Диссертационные работы России
Технические науки
Вычислительные машины, системы и сети

Диссертационная работа:

Губарева Виталия Александровича. Методология проектирования конечных изделий, включающих вычислительные машины и комплексы, на основе сбис класса «система на кристалле» с использованием высокоуровневых системных моделей: автореферат дис. ... кандидата технических наук: 05.13.15 / Губарева Виталия Александровича;[Место защиты: Московский государственный технический университет радиотехники электроники и автоматики].- Москва, 2012.- 31 с.

смотреть введение
Введение к работе:

Актуальность темы

В настоящее время идет сложный процесс микроминиатюризации отечественных конечных радиоэлектронных изделий, в котором участвуют создаваемые в системе сквозного проектирования радиоэлектронной продукции Центры системного проектирования (ЦСП) организаций-разработчиков конечных изделий и Центры проектирования кристалла (ЦПК, дизайн-центры) проектных организаций СБИС.

Успехи отечественных технологий микроэлектроники в создании современной электронной компонентной базы (ЭКБ) предоставляют возможность организациям, разрабатывающим конечные изделия, реализовать в сверхбольших интегральных схемах класса «Система на кристалле» (СБИС СнК), все электронные функциональные части (ФЧ) этих изделий, включая вычислительные машины (процессорные блоки, блоки памяти, интерфейсные узлы, цифровые блоки с «жесткой логикой») и комплексы. В то же время, функциональные части, предназначенные для реализации в СБИС СнК, не могут быть определены прежде, чем будут разработаны структура, алгоритмы и функциональная схема изделия. Поэтому СБИС СнК требуемой для разрабатываемого конечного изделия функциональности, если нет соответствующих готовых СБИС СнК, не может быть спроектирована заранее и её проектирование начинается уже в ходе разработки конечного изделия. В этом случае продолжительность проектирования СБИС СнК непосредственно входит в разработку конечного изделия и может определять её продолжительность в целом.

Практика показывает, что традиционное содержание технических заданий (ТЗ), которые получают ЦПК от организаций, разрабатывающих конечные изделия (требования по производительности, объемам памяти, интерфейсам и т.д.), не дает возможности передать проектировщику СБИС СнК достаточно полные сведения о функциональности проектируемого изделия (алгоритмы, коммуникационные протоколы, их взаимодействие), которую требуется реализовать в СБИС СнК. В ряде случаев по различным причинам передача алгоритмов сторонней организации нежелательна.

В результате после выдачи ТЗ следует продолжительный период (до 1-1,5 лет) дополнительного изучения функциональности будущей СБИС СнК инженерами ЦПК с участием специалистов организации-разработчика конечного изделия и RTL-описания СБИС СнК на одном из языков семейства VHDL/Verilog. При этом не исключается риск получить СБИС СнК несоответствующей функциональности из-за неадекватного взаимопонимания специалистов заказчика и проектировщиков СБИС.

В современной мировой практике одним из способов уменьшения продолжительности проектирования СБИС СнК является создание специалистами организации-разработчика конечного изделия (заказчика) высокоуровневой системной модели («золотой модели») СБИС СнК, полностью описывающей функциональность конечного изделия или его частей, подлежащих реализации в СБИС СнК. Модели являются неотъемлемой составной частью ТЗ на проектирование СБИС СнК и передаются в его составе организации, проектирующей СБИС (дизайн-центру).

Высокоуровневые модели обычно создаются на объектно-ориентированном языке системного моделирования SystemC. В дальнейшем изложении такие модели называются SystemC-моделями.

На состоявшихся в последнее время совещаниях и конференциях1 специалистов ведущих отечественных организаций-разработчиков конечных изделий и предприятий, проектирующих СБИС, признано, что наличие SystemC-модели в составе технического задания для проектной организации СБИС, может в значительной мере сократить время создания RTL-описания, как минимум вдвое (до 0,5 года), с одной стороны, и снизит риск - с другой.

Анализ доступной информации показал, что в зарубежных источниках не публикуются достаточные для практического применения методологические материалы, раскрывающие последовательность и содержание работ процесса и методов создания SystemC-моделей в организации-разработчике конечного изделия и их использования в дизайн-центрах.

. Совещание членов Союза разработчиков и производителей микроэлектронных систем, ФГУП «НИИМА «Прогресс», Москва, февраль 2007г.

Совещание «Опыт разработки СБИС типа «Система на кристалле» и пути повышения эффективности их проектирования в формируемой сети дизайн центров всех уровней», ФГУП «НИИМА «Прогресс», Москва, август 2007 г.

3-я, 4-я 5-я 6-я ежегодные конференции «Практические аспекты разработки отечественных СБИС класса «Система на кристалле», ОАО ОТИК, Москва-Геленджик, апрель 2007-2010 гг.

Семинар-совещание «Отечественные разработки СБИС класса «система на кристалле» - состояние, проблемы, опыт, разработки и применения, перспективы», Ассоциация «Фонд УНИЭТ», Москва, апрель» 2011г.

Отечественная методология сокращения продолжительности проектирования СБИС СнК требуемой функциональности для конечных изделий, электронные функциональные части которых предусматривается реализовать в СБИС класса «Система на кристалле», еще не создана.

В настоящее время в отечественном дизайн-центре этап создания RTL-описания СБИС СнК, в которой реализуется процессор сравнительно простой архитектуры, на языке Verilog с использованием стандартной библиотеки элементов может иметь продолжительность до одного года и стоимость 100 — 150 млн. руб.

Учитывая, что России в настоящее время в радиоэлектронной промышленности функционируют до 10 наиболее значительных проектных организации СБИС СнК2, сокращение этапа создания RTL-описания СБИС СнК до 0,5 года даст экономию в целом по стране до 500-750 млн. руб., что может явиться значительным вкладом в развитие экономики и повышение ее обороноспособности.

В свете изложенного тема диссертации, посвященной разработке методологии проектирования конечных изделий, включающих вычислительные машины и комплексы, на основе СБИС класса «Система на кристалле» с использованием высокоуровневых системных моделей, сокращающей продолжительность проектирования СБИС СнК, является актуальной.

Объектом исследования является проектирование конечных изделий, включающих вычислительные машины и комплексы, на основе СБИС класса «Система на кристалле».

Предметом исследования является методология проектирования СБИС СнК на основе создания высокоуровневых моделей электронных функциональных частей конечных изделий.

Цель исследования

Целью диссертационной работы является разработка методологии проектирования конечных изделий, включающих вычислительные машины и комплексы, на основе СБИС класса «Система на кристалле», сокращающей продолжительность проектирования СБИС СнК за счет создания в

2 Бюллетени о состоянии с разработками, применением СФ-блоков и СБИС типа «система на кристалле и проектированием РЭА на основе СБИС СнК. ОАО «Российская электроника»,М,2006,2007 г.

организациях-разработчиках высокоуровневых системных моделей цифровых электронных частей изделия и их использования в проектных организациях СБИС для уменьшения времени логического проектирования СБИС СнК.

Задачи исследования

Для достижения поставленной цели в диссертации решаются следующие задачи:

  1. Анализ современного уровня системного проектирования конечных изделий с применением СБИС СнК с целью выявления возможностей сокращения сроков проектирования СБИС СнК.

  2. Теоретическое обоснование и разработка последовательности этапов и содержания работ методологии проектирования конечных изделий с созданием полнофункциональных высокоуровневых системных моделей с учетом распределения функций в создаваемой сети центров системного проектирования и центров проектирования кристалла.

3. Разработка структуры, организации функционирования, методов
построения, и верификации SystemC-моделей в организации-разработчике
конечного изделия и использования в центрах проектирования кристалла.

4. Разработка примеров практического построения SystemC-моделей.

Методы исследования

Задачи исследования решаются с использованием теории электронных вычислительных систем, компьютерных сетей, теории алгоритмов, современных достижений в области транзакционного моделирования, методов моделирования на высокоуровневом алгоритмическом объектно-ориентированном языке описания аппаратуры SystemC и технологий системного уровня проектирования сверхбольших интегральных схем класса «Система на кристалле» в современных САПР электроники.

Основные положения, которые выносятся на защиту

1. Методология проектирования конечных изделий, включающих вычислительные машины и комплексы, на основе СБИС класса «Система на кристалле», сокращающая продолжительность проектирования СБИС СнК за счет создания в организациях-разработчиках высокоуровневых системных моделей цифровых частей изделия и их использования в проектных

организациях СБИС для уменьшения времени создания исходного RTL-описания СБИС СнК на логическом уровне проектирования.

2. Методы методологии:

метод формирования информационной нагрузки (тестовых воздействий) на модель на уровне транзакций;

метод построения макроструктуры SystemC-моделей в стиле блочного проектирования;

метод моделирования времени выполнения алгоритмов в МОДУЛЯХ SystemC-моделей с учетом задержек, вносимых программным обеспечением;

метод верификации SystemC-моделей по технологии моделирования на уровне транзакций;

метод использования SystemC-моделей в центрах проектирования кристалла для создания исходного RTL-описания проектируемой СБИС СнК.

Научная новизна

Создана методология проектирования конечных изделий, включающих вычислительные машины и комплексы, на основе СБИС класса «Система на кристалле», отличающаяся сокращением продолжительности проектирования СБИС СнК за счет создания на языке SystemC в организациях-разработчиках высокоуровневых системных моделей цифровых функциональных частей изделия и использования моделей в проектных организациях СБИС для уменьшения времени создания исходного RTL-описания СБИС СнК на логическом уровне проектирования.

Разработаны методы:

метод формирования информационной нагрузки на SystemC-модели в форме транзакций, использующий определяемый в программе модели объект «класс SystemC» в полях которого определены все переменные, представляющие характеристики нагрузки, а также константы и переменные, необходимые для моделирования функциональности;

метод построения макроархитектуры SystemC-моделей в стиле блочного проектирования, обеспечивающий конструирование модели как комбинации взаимосвязанных сложно-функциональных (СФ) блоков уровня транзакций (TL-уровня) из библиотек САПР;

метод моделирования времени выполнения алгоритмов, представленных в блоках SystemC-моделей в явной аналитической форме и в

общей описательной (вербальной) форме, на основе понятий «элементарной операции» и «трудоемкости алгоритма» теории алгоритмов;

метод функциональной верификации SystemC-моделей, обеспечивающий формирование проверочных тестов в форме транзакций на основе использования в качестве эталонов сценариев, создаваемых специалистами-разработчиками конечного изделия;

метод использования SystemC-моделей в Центрах проектирования кристалла (ЦПК) для исходного RTL-описания проектируемой СБИС СнК, основанный на использовании библиотек, содержащих синтезируемые модели СФ-блоков TL-уровня и эквивалентные им модели RTL-уровня, которые входят в состав САПР, имеющихся в ЦПК.

Разработанные методология и методы не имеют аналогов в отечественном проектировании конечных изделий, включающих вычислительные машины и комплексы, на основе СБИС СнК.

Практическая значимость работы и реализация результатов

По разработанной методологии разработаны по заказам ФГУП «НИИ автоматической аппаратуры им. академика В. С. Семенихина» и ФГУП «НИИ вычислительных комплексов им. М.А. Карцева» под руководством и при непосредственном участии автора SystemC-модели многозадачного вычислительного комплекса, неблокирующего коммутатора сетевой технологии Ethernet и базового модуля первичной цифровой обработки (ЦОС) радиолокационного сигнала. Модели приняты заказчиками и используются в практической работе.

Результаты диссертационной работы положены в основу разработанного учебно-методического комплекса (курс лекций и лабораторный практикум), который используется в ОАО «Концерн радиостроения «Вега» для повышения квалификации специалистов 20-ти предприятий концерна в рамках работ по созданию базовых центров системного проектирования и в МГТУ МИРЭА в процессе обучения магистров по программе подготовки магистров 230100.06 «Элементы и устройства вычислительной техники и информационных систем».

Апробация

Основные положения и результаты диссертационной работы докладывались и получили положительную оценку на конференциях и совещаниях специалистов системных и проектных организаций:

Совещание членов Союза разработчиков и производителей микроэлектронных систем, ФГУП «НИИМА «Прогресс», Москва, февраль 2007г.;

3-я ежегодная конференция «Практические аспекты разработки отечественных СБИС класса «Система на кристалле», ОАО ОТИК, Москва-Геленджик, апрель 2007г.;

Совещание «Опыт разработки СБИС типа «Система на кристалле» и пути повышения эффективности их проектирования в формируемой сети дизайн центров всех уровней», ФГУП «НИИМА «Прогресс», Москва, август 2007 г.;

4-я ежегодная конференция «Практические аспекты разработки отечественных СБИС класса «Система на кристалле», ОАО ОТИК, Москва-Геленджик, апрель 2008 г.

5-я ежегодная конференция «Практические аспекты разработки отечественных СБИС класса «Система на кристалле», ОАО ОТИК, Москва-Геленджик, апрель 2009г.

6-я ежегодная конференция «Практические аспекты разработки отечественных СБИС класса «Система на кристалле», ОАО ОТИК, Москва-Геленджик, апрель 2010г.

- Семинар-совещание «Отечественные разработки СБИС класса
«система на кристалле» - состояние, проблемы, опыт разработки и применения,
перспективы», Ассоциация «Фонд УНИЭТ», Москва, апрель»2011г.

Публикации

По теме диссертации опубликовано 16 печатных работ, в числе которых 8 статей в научных журналах, реферируемых ВАК РФ, и 8 работ в научных сборниках трудов МИРЭА и других изданиях. Общий объем публикаций -более 10 п.л.

Структура и объем работы

Диссертация состоит из введения, постановки задачи исследования, четырех глав, заключения и приложений, содержащих примеры использования возможностей языка SystemC и документы, подтверждающие внедрение основных результатов диссертации. Общий объем диссертации 148 страниц, включая 20 рисунков, 12 таблиц и список литературы из 68 наименований.


© Научная электронная библиотека «Веда», 2003-2013.
info@lib.ua-ru.net